## Arquitectura de Computadores - 22GIIN

Actividad 3 - Portafolio

Alumno: Jack Nathaniel Ross

Fecha de entrega: 22 de diciembre 2023

**Universidad Internacional de Valencia** 

Grado de ingeniería informática Arquitectura de Computadores

# ACTIVIDAD 2 ARQUITECTURA DE COMPUTADORES ALUMNO: JACK ROSS

En la Unidad Competencial 3 se trata el tema de Repertorio de Instrucciones. Durante el diseño del conjunto de instrucciones para una máquina dada, una de las actividades a realizar es la definición (diseño) del formato de cada instrucción. Esto es la descripción en bits de una instrucción en términos de las distintas partes o campos que la componen. Debe incluir un código de operación (codop) e, implícita o explícitamente, cero o más operandos.

Cada operando explícito se referencia utilizando uno de los modos de direccionamiento que provee la máquina, es decir el formato sugerido debe indicar el modo de direccionamiento para cada operando, implícita o explícitamente.

En la mayoría de los repertorios de instrucciones se emplean más de un formato de instrucción, y pueden tener tamaño variable. En principio, es deseable que el tamaño de las instrucciones sean múltiplos del tamaño de la palabra de memoria. En el caso se requiera un diseño del repertorio con la limitación a un número específico de bits, aparecen algunas estrategias para lograrlo.

A continuación, se definen algunos aspectos de dos máquinas.

#### **EJERCICIO 1. CARACTERÍSTICAS.**

- 1. El computador tiene palabras de 32 bits y 8 registros de 32 bits.
- 2. La memoria es de 64 MB.
- 3. El juego de instrucciones se forma con el código de operación, y el campo de cada operando debe llevar asociado su modo de direccionamiento.
- 4. Todas las instrucciones deben representarse en 32 bits.
- 5. El conjunto de instrucciones son las siguientes:
  - a. 14 instrucciones lógico-aritméticas de 3 operandos: 1 en registro y dos en memoria:
  - b. 286 instrucciones de dos operandos: 1 en registro y otro en memoria;
  - c. 24 instrucciones de un operando, en memoria;
  - d. 98 instrucciones de 0 operando.

| Todas las instrucciones deben representarse en 32 bits |                          |                         |                         |  |
|--------------------------------------------------------|--------------------------|-------------------------|-------------------------|--|
| Características                                        | Valores                  |                         | Respresentación en bits |  |
| Memoria total en (palabras)                            | 32 k                     | oits                    | 32 bits                 |  |
| Memoria total (Bytes)                                  | 64 MBytes =              | $2^6 * 2^{20} = 2^{26}$ | 26 bits                 |  |
| Memoria total (palabras)                               | 64 MB                    |                         | 24 bits                 |  |
| - La memoria se divide en                              | $2^{26} / 2^{2}$         | $r^2 = 2^{24}$          |                         |  |
| bloques/palabras de 32 bit                             |                          |                         |                         |  |
| Máxima dirección (longitud)                            | 2 <sup>24</sup> - 1      |                         | 24 bits (P)             |  |
| Tamaño/longitud de las                                 | Palabras de 24 bits      |                         | 24 bits                 |  |
| instrucciones                                          | raiabi as c              | IE 24 DILS              | 24 Dits                 |  |
| Cantidad de registros                                  | 8 regi                   | stros                   | 3 bits (R)              |  |
| Cantidad de instrucciones                              | 3 operando               | 14                      | 4 bits (C)              |  |
| de:                                                    | 2 operando               | 286                     | 9 bits (C)              |  |
|                                                        | 1 operando               | 24                      | 5 bits (C)              |  |
|                                                        | 0 operando               | 98                      | 7 bits (C)              |  |
| Modos de direccionamiento                              | Asumo que son implícitos |                         |                         |  |

## a). Formato de instrucción de 14 instrucciones lógico-aritméticas, 1 registro y dos en memoria:

#### 3 operandos:

|   | COD-OPER                                    | Operando 1 / Registro 3 | Operando 2 | Operando 3 | Sin utilizar |
|---|---------------------------------------------|-------------------------|------------|------------|--------------|
|   | (C = 4)                                     | (R = 3)                 | (P = 24)   | (P = 24)   | S = 96 - 55  |
| Г | C + R + 2P + S (bits sin utilizar)          |                         |            |            |              |
|   | no es un múltiplo de la palabra de memoria. |                         |            |            |              |
|   | 4 + 3 + 2*24 + S = 64 bits → 2 palabras     |                         |            |            |              |

La longitud del formato de instrucciones de 14 instrucciones y operandos no puede representarse en 32 bits, no sería un conjunto de instrucciones valido.

## b). Formato de instrucción de 286 instrucciones de dos operandos, 1 registro y otro en memoria:

#### 2 operandos:

| COD-OPER Operando 1 / Registro 3 bits       |  | Operando 2 | Sin utilizar |  |
|---------------------------------------------|--|------------|--------------|--|
| (C = 9) (P = 3)                             |  | (P = 24)   | S = 64 - 36  |  |
| C + R + P + S (bits sin utilizar)           |  |            |              |  |
| no es un múltiplo de la palabra de memoria. |  |            |              |  |
| 9 + 3 + 24 + S = 64 bits → 2 palabras       |  |            |              |  |

La longitud del formato de instrucciones de 286 instrucciones y 2 operandos no puede representarse en 32 bits, no sería un conjunto de instrucciones valido.

#### c). Formato de instrucción de 24 instrucciones de un operando en memoria:

#### 1 operando:

| COD-OPER                                    | Operando 1                                      | Sin utilizar |
|---------------------------------------------|-------------------------------------------------|--------------|
| (C = 5)                                     | (C = 5) (P = 24)                                |              |
| C + P + S (bits sin utilizar)               |                                                 |              |
| no es un múltiplo de la palabra de memoria. |                                                 |              |
|                                             | $5 + 24 + S = 32$ bits $\rightarrow$ 1 palabras |              |

La longitud del formato de instrucciones de 24 instrucciones y 1 operando permite representarse 32 bits, sería un conjunto de instrucciones valido.

#### d). Formato de instrucción de 98 instrucciones de 0 operando:

#### 0 operando:

| COD-OPER                                    | Sin utilizar                               |  |
|---------------------------------------------|--------------------------------------------|--|
| (C = 7)                                     | S = 32-7                                   |  |
| C + S (bits sin utilizar)                   |                                            |  |
| no es un múltiplo de la palabra de memoria. |                                            |  |
|                                             | $7 + 25 = 32$ bits $\rightarrow 1$ palabra |  |

La longitud del formato de instrucciones de 98 instrucciones y sin operandos, se puede representar en 32 bits, sería un conjunto de instrucciones valido para nuestra arquitectura.

#### Códigos de expansión

Para implementar códigos de operación, debemos hallar los bits que tenemos disponibles. Empezando por el operando 1 hasta el operando 0:

24 instrucciones de 1 operando, en memoria

24 instrucciones serán abarcados por 5 bits. 5 bits pueden representar hasta 32 instrucciones.

| Instrucciones |   |   | bits |   |   |
|---------------|---|---|------|---|---|
| 0             | 0 | 0 | 0    | 0 | 0 |
|               |   |   |      |   |   |
| 23            | 1 | 0 | 1    | 1 | 1 |

| COD-OPER | Operando 1  | Sin utilizar |
|----------|-------------|--------------|
| (C = 5)  | (P = 24)    | (S = 1)      |
| 00000    |             |              |
|          | 1 dirección | 1            |
| 11110    |             |              |

Desde 0 0 0 0 0 hasta 1 1 1 1 0 estarán representadas las 24 instrucciones de 1 operando.

Para que el procesador pueda identificar las instrucciones de 0 operando, emplearé la última dirección binaria disponible: 11 1111. Este valor binario es un valor sobrante a las instrucciones previas de 24 instrucciones, de un operando. Concretamente podríamos haber empleado desde 25 a 31, o en valores binarios de 01 0111 a 01 1111. Por lo tanto, a partir del valor 11 1111, los valores binarios serán identificados como instrucciones de 98 instrucciones de 0 operando.

Para representar 98 instrucciones, sin operando

| COD-EXPANSIÓN | COD-OPER | Sin utilizar  |
|---------------|----------|---------------|
| (CE = 5)      | (C = 7)  | (S = 20 bits) |
| 1 1111        | 000 0000 | 20 bits       |
|               |          |               |
| 1 1111        | 111 1111 |               |

#### **EJERCICIO 2. CARACTERÍSTICAS.**

- 1. El computador tiene palabras de 64 bits y 32 registros de 64 bits.
- 2. La memoria es de **512 Mpalabras**.
- 3. Los modos de direccionamiento permitidos son: inmediato, directo y por registro.
- 4. El juego de instrucciones se forma con el código de operación, y el campo de cada operando debe llevar asociado su modo de direccionamiento.
- 5. En las instrucciones aritméticas cada operando debe tener asociado el tipo de representación, los cuales son: Entero, Punto Flotante y Complemento a 2.
- 6. En los formatos de instrucciones debe aparecer información sobre el tipo de instrucción, ya sean Aritméticas, Lógicas o de Carga-Almacenamiento.
- 7. El juego de instrucciones de esta máquina se describe en la siguiente tabla:

| Operandos | Tipo de instrucción | Mnemónico y Operandos                    | Semántica                           |
|-----------|---------------------|------------------------------------------|-------------------------------------|
| 3         |                     | <b>SUM</b> destino, operando1, operando2 | destino ←operando1<br>+ operando2   |
| 3         | Aritmáticas         | SUB destino, operando1, operando2        | destino ←operando1<br>- operando2   |
| 3         | Aritméticas         | MUL destino, operando1, operando2        | destino ←operando1<br>* operando2   |
| 3         |                     | <b>DIV</b> destino, operando1, operando2 | destino ←operando1<br>/ operando2   |
| 3         |                     | AND destino, operando1, operando2        | destino ←operando1  AND operando2   |
| 3         | Lógicas             | <b>OR</b> destino, operando1, operando2  | destino ←operando1 OR operando2     |
| 3         |                     | XOR destino, operando1, operando2        | destino ←operando1<br>XOR operando2 |
| 2         | Carga-              | LD memoria, registro                     | registro ←<br>C[memoria] (*)        |
| 2         | Almacenamiento      | STR registro, memoria                    | memoria ←<br>C[registro] (*)        |

| Características             | Valores                                     | Respresentación en bits |
|-----------------------------|---------------------------------------------|-------------------------|
| Memoria total en (palabras) | 64 bits                                     | 64 bits                 |
| Memoria total (Bytes)       | <b>512 MBytes</b> = $2^9 * 2^{20} = 2^{29}$ | 29 bits                 |
| Memoria total (Palabras)    | 512 MBytes / 8 bytes                        | 26 bits                 |
| - La memoria se divide en   | $2^{29}/2^3 = 2^{26}$                       |                         |
| bloques/palabras de 64 bits |                                             |                         |
| Máxima dirección (longitud) | 2 <sup>26</sup> - 1                         | 26 bits (P)             |
| Tamaño/longitud de las      | Palabras de 23 bits                         | 26 bits                 |
| instrucciones               | Falablas de 23 bits                         | 20 Dits                 |
| Cantidad de registros       | 32 registros                                | 5 bits (R)              |
| Cantidad de instrucciones   | 9                                           | 4 bits (C)              |
| Modos de direccionamiento   | 3                                           | 2 bits (M)              |
| Tipo de representación      | 3                                           | 2 bits (RD)             |

#### Modos de direccionamiento

### Inmediato

| MD-1    | Valor    |
|---------|----------|
| (M = 2) | (P = 26) |

### Directo

| MD-1    | Dirección |
|---------|-----------|
| (M = 2) | (P = 26)  |

## Por registro

| MD-1    | Operando                                |
|---------|-----------------------------------------|
|         | Registro 5 bits / 21 bits quedan libres |
| (M = 2) | (R = 5)                                 |

#### 2 operandos (Tipos de instrucciones: carga-almacenamiento de memoria a registro y viceversa)

| COD-                                            | RD       | MD-1    | Operando 1      | MD-2  | Operando 2 | Sin utilizar |  |  |  |  |  |
|-------------------------------------------------|----------|---------|-----------------|-------|------------|--------------|--|--|--|--|--|
| OPER                                            |          |         | Registro 5 bits |       |            |              |  |  |  |  |  |
| (C = 9)                                         | (RD = 2) | (M = 2) | (R = 5)         | (M=2) | (P = 26)   | S = 64-41    |  |  |  |  |  |
| C+R+2M+P+S (bits sin utilizar)                  |          |         |                 |       |            |              |  |  |  |  |  |
| no es un múltiple de la palabra de memoria.     |          |         |                 |       |            |              |  |  |  |  |  |
| $9 + 2 + 2^{*}2 + 26 + S = 64$ bits → 1 palabra |          |         |                 |       |            |              |  |  |  |  |  |

#### 3 operandos (Tipos de instrucciones: aritméticas y lógicas)

|   | COD-<br>OPER                                | MD-1    | Operando 1 | MD-2    | Operando 2 | MD-3    | Operando 3 | perando 3 Sin utilizar |  |  |  |  |  |  |
|---|---------------------------------------------|---------|------------|---------|------------|---------|------------|------------------------|--|--|--|--|--|--|
| ſ | (C = 9)                                     | (M = 2) | (P = 26)   | (M = 2) | (P = 23)   | (M = 2) | (P = 26)   | S = 128-93             |  |  |  |  |  |  |
| ſ | C + 3M + 3P + S (bits sin utilizar)         |         |            |         |            |         |            |                        |  |  |  |  |  |  |
|   | no es un múltiplo de la palabra de memoria. |         |            |         |            |         |            |                        |  |  |  |  |  |  |
| L | 9 + 3*2 + 3*26 + S = 128 bits → 2 palabras  |         |            |         |            |         |            |                        |  |  |  |  |  |  |

#### Conclusión:

En los diversos ejercicios realizados podemos ver formatos de instrucción de 0 a 3 operandos, cada una de ellas con sus respectivos apartados. Las variaciones se deben a diferentes instrucciones que se están mandando al procesador. En cada ejercicio se ha adaptado el código de operación, los operandos (valores y/o direcciones), modos de dirección (cuando había que especificarlos explícitamente), campo de registro (cuando había operaciones en el registro), y el campo final donde se implementa la longitud del formato de instrucción, cuando la instrucción no es un múltiplo de los bits del procesador. Gracias a esta estos ejercicios tengo más experiencia con repertorios de instrucciones, me gustaría poder plasmar algunos ejemplos de formatos de instrucciones en el mundo real. En la figura 1 podemos observar formatos de instrucción, de architectura RISC de 32 bits. Los códigos de operación son de 6 bits, carecen de modos de direccionamiento al trabajar exclusivamente en el registro y sus operandos son de 5 bits.



Figura 1: Instrucciones MIP de tipo inmediato, registro y de salto. (Hennessy et al., 2012)

En la figura 2 podemos ver instrucciones CISC de 32 bits, al tratarse de un procesador con otro repertorio de instrucciones, tendremos diferentes formatos. Tendremos condicionales, códigos de operación de 4 bits. Al tener capacidad de trabajar con memoria, se implementan más modos de direccionamiento.

|                                    | 31 30 29 28 | 27 | 26 | 25 | 24 | 23            | 22 | 21 | 20 | 19 18 17 16 | 15 14 13 12   | 11 10 9 8  | 7     | 6 5 | 4    | 3   | 2 | 0 |
|------------------------------------|-------------|----|----|----|----|---------------|----|----|----|-------------|---------------|------------|-------|-----|------|-----|---|---|
| Data processing<br>immediate shift | Cond        | 0  | 0  | 0  | C  | Opcode        |    | S  | Rn | Rd          | Shift amou    | nt         | Shift | 0   |      | Rm  | l |   |
| Data processing<br>register shift  | Cond        | 0  | 0  | 0  | C  | Opcode        |    | S  | Rn | Rd          | Rs            | 0          | Shift | 1   |      | Rm  | l |   |
| Data processing<br>immediate       | Cond        | 0  | 0  | 1  | C  | Opcode        |    | S  | Rn | Rd          | Rotate        |            | In    | nme | edia | ate |   |   |
| Load/store immediate offset        | Cond        | 0  | 1  | 0  | P  | U             | В  | W  | L  | Rn          | Rd            | Immediate  |       |     |      |     |   |   |
| Load/store register offset         | Cond        | 0  | 1  | 1  | P  | U             | В  | W  | L  | Rn          | Rd            | Shift amou | shift | 0   |      | Rm  | l |   |
| Load/store multiple                | Cond        | 1  | 0  | 0  | P  | U             | S  | W  | L  | Rn          | Register list |            |       |     |      |     |   |   |
| Branch/branch<br>with link         | Cond        | 1  | 0  | 1  | L  | 24-bit offset |    |    |    |             |               |            |       |     |      |     |   |   |

Figura 2: Representación simbólica del formato de instrucciones CISC. (Stallings, 2010)

## Bibliografía:

Hennessy, J. L., Patterson, D. A., & Asanović, K. (2012). Computer Architecture: A Quantitative Approach. Elsevier.

Stallings, W. (2010). Computer Organization and Architecture: Designing for Performance. Prentice Hall.